ASIA unversity:Item 310904400/405
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 94286/110023 (86%)
造访人次 : 21700583      在线人数 : 393
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://asiair.asia.edu.tw/ir/handle/310904400/405


    题名: 高壓功率元件之3D 效應
    3D RESURF Effect For LDMOS Devices
    作者: 林敬哲
    贡献者: 資訊工程學系碩士班
    日期: 2009
    上传时间: 2009-10-09 08:38:32 (UTC+0)
    出版者: 亞洲大學
    摘要: 最近這幾年,由於液晶與電漿顯示器,LED與通訊產品需求量大,使得功率元件越來越重要,在未來的趨勢,將功率元件與低電壓電路整合在同一片晶片上,而其中LDMOS顯得非常的重要,在傳統的2D模擬往往無法模擬特殊佈局的元件,其中包含Racetrack或finger的佈局,因此本論文即以3D模擬為目標,利用Sentaurus simulation tool來模擬Power Device的LDMOS,Power Device的LDMOS在3D模擬結果我們發現元件會產生嚴重Current Crowding Effect,這是傳統的2D模擬無法呈現,所以本論文首先題出利用兩種方法來降低元件Current Crowding Effect,第一種方式就是改變Nd濃度,可以藉由Nd濃度改變可以控制Drain端與Field Plate端電場的大小,進而改善Current Crowding Effect。
    第二種方式為增加rN寬度,Drain端的電場隨著rN寬度增加而降低,進而加以改善元件Current Crowding Effect。
    最後本論文還模擬了Buried P-top LDMOS發現可藉由buried P-top增加Nd濃度改進元件崩潰電壓及降低R-on達到LDMOS最佳化的設計。
    显示于类别:[資訊工程學系] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML405检视/开启


    在ASIAIR中所有的数据项都受到原著作权保护.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈